Рівень передачі регістрів: відмінності між версіями

[неперевірена версія][неперевірена версія]
Вилучено вміст Додано вміст
Рядок 39:
</source>
 
Використовуючи засоби [[Програмипрограми проектування електронних систем|EDA]] для синтезу, це описання як правило можна напряму перекласти у еквівалентну апаратну реалізацію у вигляді файлу для [[ASIC]] або [[FPGA]]. Інструмент [[Синтез логіки|синтезу]] також здійснює {{нп|оптимізація логіки|оптимізацію логіки|en|logic optimization}}.
 
Деякі типи схем на рівні передачі регістрів можна легко упізнати. Якщо існує циклічний шлях логіки від виходів регістрів до їх входу (або від виходів множини регістрів до їх входів), така схема називається [[Скінченний автомат|скінченним автоматом]] або представляє [[Секвенційна логіка|послідовну логіку]]. Якщо існують шляхи логіки від одних регістрів до інших без циклу, це називають [[Конвеєр (інформатика)|конвеєром]].