AMD K8: відмінності між версіями

[перевірена версія][перевірена версія]
Вилучено вміст Додано вміст
Немає опису редагування
Bot Gluck (обговорення | внесок)
Рядок 32:
 
== Мікроархітектура ==
Мікропроцесори K8 є [[суперскалярність|суперскалярними]], мульти[[Конвеєр команд|конвеєрними]] процесорами з [[Модуль передбачення переходів|пророкуванням розгалужень]] і спекулятивним виконанням. Як і процесори AMD K7 і Intel P6 вони теоретично здатні виконувати до 3-х інструкцій за один такт. Як і будь-який сучасний x86-процесор, K8 спочатку перекодовує зовнішній складний [[CISC]] набір x86 інструкцій у внутрішні [[RISC (процесор)|RISC]]-подібні мікрооперації, які, у свою чергу, вже йдуть на виконання.<ref name=leon>{{cite web|title=List of AMD CPU microarchitectures - LeonStudio|url=http://leonstudio.org/p/165|website=LeonStudio - CodeFun|accessdate=12 September 2015|date=3 August 2014}}</ref><ref name=hans>{{cite web|author1=Hans de Vries|title=AMD's Next Generation Micro Processor's Architecture|url=http://www.chip-architect.com/news/2001_10_02_Hammer_microarchitecture.html|website=Chip Architect|accessdate=12 September 2015|date=2 October 2001}}</ref> Для підвищення продуктивності в рамках мікроархітектури реалізовано спекулятивне виконання з пророкуванням розгалужень і Out-of-Order запуском мікрооперацій, для зниження впливу залежностей за даними використовуються техніки перейменування регістрів, Result forwarding і ряд інших.
 
== Див. також ==
Рядок 40:
{{reflist}}
{{Процесори AMD}}
 
 
[[Категорія:Процесори AMD]]