Відмінності між версіями «Low Pin Count»

7 байтів додано ,  1 рік тому
better image in high res
({{Комп'ютерні шини}})
(better image in high res)
 
[[Файл:ITEElitegroup IT8705F755-A2 0442-FXS 20060122ITE IT8705F-6678.jpg|thumb|IT8705F - НВІС інтерфейсу Low Pin Count.]]
'''Low Pin Count''' (LPC ​​bus ) — шина, використовувана в IBM PC-сумісних персональних комп'ютерах для підключення до [[Центральний процесор|центрального процесора]] пристроїв, що не вимагають великої пропускної здатності. До таких пристроїв відносяться постійна пам'ять (BIOS ROM) і контролери «застарілих» інтерфейсів передачі даних, таких як послідовний і паралельні інтерфейси, інтерфейс підключення маніпулятора «миша» і клавіатури, [[НГМД]], а з недавнього часу і пристроїв зберігання криптографічної інформації. Зазвичай контролер шини LPC розташований в південному мосту на материнській платі.
 
110

редагувань