Intel Core (мікроархітектура): відмінності між версіями

[неперевірена версія][неперевірена версія]
Вилучено вміст Додано вміст
Aldionoro (обговорення | внесок)
мНемає опису редагування
м replaced: в якості → як, removed: (2) за допомогою AWB
Рядок 1:
'''Мікроархітекту́ра Intel Core 2''' є багатоядерною мікропроцесорною архітектурою, представленою фірмою Intel в 1-му кварталі 2006 року. Мікроархітектура Intel Core заснована на оновленій версії ядра [[Yonah (мікропроцесор)|Yonah]] і може розглядатися вяк якостіостання останньої ітераціїітерація мікроархітектури Intel P6, яка веде свою історію з Pentium Pro, представленого в 1995 році. Надмірно високе енергоспоживання і завищені вимоги до охолодження процесорів, заснованих на мікроархітектурі [[NetBurst]], і, в результаті, нездатність ефективно збільшувати тактову частоту, а також інші вузькі місця, такі, як неефективність конвеєра, є головними причинами, чому Intel відмовилася від мікроархітектури NetBurst. Мікроархітектура Intel Core 2 була розроблена командою Intel Israel (IDC), яка раніше розробила мобільний процесор [[Pentium M]].
 
Мікроархітектура Intel Core 2 забезпечує високу продуктивність, енергозбереження та швидкодію в багатозадачних середовищах. Вона має кілька ядер і апаратну підтримку віртуалізації (Intel VT), а також Intel 64 і SSSE3.
Рядок 9:
Мікроархітектура Intel Core 2 проектована з нуля, але з ідеями мікроархітектури [[Pentium M]]. Довжина виконавчого конвеєра становить 14 ступенів - менше половини від довжини конвеєра в попередньому поколінні Prescott (31 ступінь), і є ключовою особливістю технології Динамічного виконання команд.
 
Кожне ядро ​​мікропроцесорамікропроцесора може отримувати, обробляти, виконувати і відкидати до чотирьох повних команд одночасно. Це значно підвищує продуктивність у порівнянні з конкуруючими процесорними технологіями P6, PM (Banias, Dothan, [[Yonah (мікропроцесор)|Yonah]]) і [[NetBurst]]), що підтримують одночасну обробку тільки трьох команд.
 
==Advanced Smart Cache==