Відмінності між версіями «DDR2 SDRAM»

3 байти додано ,  13 років тому
нема опису редагування
Затримки при записі теж перетерпіли зміни: якщо звичайна пам'ять DDR може записувати дані відразу ж через такт після команди запису, у випадку DDR2 це неможливо через більше високі тактові частоти. Тому затримка запису вираховується по затримці читання шляхом вирахування одного такту.
Особливо це актуально при асинхронній роботі (типовий випадок, коли пам'ять DDR2-533 використається на платформі із частотою системної шини 800 МГц) в одно канальному режимі. У цій ситуації збільшена на 33% теоретична пропускна здатність пам'яті DDR2-533 у порівнянні з DDR400 найчастіше не дає помітного приросту продуктивності.
в одно канальному режимі.
В загалі на такі нестиковки можна було б не звертати увагу, тим більше що у випадку використання синхронного режиму (системна шина 1066 МГц) застосування цього типу пам'яті реабілітує себе.
У цій ситуації збільшена на 33% теоретична пропускна здатність пам'яті DDR2-533 у порівнянні з DDR400 найчастіше не дає помітного приросту продуктивності.
В загалі на такі нестиковки можна було б не звертати увагу, тим більше що у випадку використання синхронного режиму (системна шина 1066 МГц) застосування цього типу пам'яті реабілітує себе.
(системна шина 1066 МГц) застосування цього типу пам'яті реабілітує себе.
==Як працює пам’ять DDR2==
Якщо слідувати термінології SDR (Single Data Rate), DDR (Double Data Rate), то пам'ять DDR2 було б логічно назвати QDR (Quadra Data Rate), оскільки цей стандарт має в чотири рази більшу швидкість передачі, тобто в стандарті DDR2 при пакетному режимі доступу дані передаються чотири рази за один такт. Для організації даного режиму роботи пам'яті необхідно, щоб буфер вводу-виводу (мультиплексор) працював на в чотири рази більшій частоті в порівнянні із частотою ядра пам'яті. Досягається це в такий спосіб: ядро пам'яті, як і раніше, синхронізується по позитивному фронті тактирующих імпульсів, а із приходом кожного позитивного фронту по чотирьох незалежних лініях у буфер вводу-висновку (мультиплексор) передаються 4n біти інформації (вибірка 4n бітів за такт, 4n-Prefetch). Сам буфер вводу-виводу тактируется на подвоєній частоті ядра пам'яті й синхронізується як по позитивному, так і по негативному фронті цієї частоти. Іншими словами, із приходом позитивного й негативного фронтів відбувається передача бітів у мультиплексному режимі на шину даних. Це дозволяє за кожен такт роботи ядра пам'яті передавати чотири слова на шину даних, тобто вчетверо підвищити пропускну здатність пам'яті.
359

редагувань