Intel Core (мікроархітектура): відмінності між версіями

[неперевірена версія][неперевірена версія]
Вилучено вміст Додано вміст
Shynkar (обговорення | внесок)
Створена сторінка: '''Мікроархітекту́ра Intel Core 2''' є багатоядерною мікропроцесорною архітектурою, представ...
 
Shynkar (обговорення | внесок)
Рядок 4:
 
Перші процесори, що використали цю архітектуру, вийшли під кодовими назвами Merom, Conroe і Woodcrest. Merom призначався для мобільних комп'ютерів, Conroe - для настільних систем, а Woodcrest - для серверів і робочих станцій. Хоча їх архітектури ідентичні, ці три лінії процесорів відрізняються використовуваним роз'ємом, типом шини і споживанням енергії. Частина заснованих на Core мікроархітектурі процесорів має марку Pentium Dual-Core, а процесори нижчого цінового сегмента - марку Celeron. Процесори для серверів і робочих станцій продаються під маркою [[Xeon]], а для користувачів настільних і мобільних ПК - як Core 2. Незважаючи на свою назву, процесори, продавані як Intel Core, фактично не використовують мікроархітектуру Core 2.
 
==Wide Dynamic Execution==
[[Файл:Intel Core2 arch.svg|rhumb|Мікроархітектура Intel Core 2.]]
Мікроархітектура Intel Core 2 проектована з нуля, але з ідеями мікроархітектури [[Pentium M]]. Довжина виконавчого конвеєра становить 14 ступенів - менше половини від довжини конвеєра в попередньому поколінні Prescott (31 ступінь), і є ключовою особливістю технології Динамічного виконання команд.
 
Кожне ядро ​​мікропроцесора може отримувати, обробляти, виконувати і відкидати до чотирьох повних команд одночасно. Це значно підвищує продуктивність у порівнянні з конкуруючими процесорними технологіями P6, PM (Banias, Dothan, Yonah) і NetBurst), що підтримують одночасну обробку тільки трьох команд.
==Advanced Smart Cache==
 
Нова архітектура оптимізована під двоядерну архітектуру процесора. Основний кеш першого рівня L1 пов'язаний із загальною для обох ядер динамічно розподіленою кеш-пам'яттю другого рівня L2 (дані, що містяться в L1, обов'язково містяться і в L2) для досягнення максимальної продуктивності на ват споживаної потужності і поліпшення масштабованості.
 
== Див. також ==